°øÁö/¼Ò½Ä/ÀÏÁ¤

Çаú¼Ò½Ä

Á¦¸ñ [±â»ç]¡®2025 AI¹ÝµµÃ¼ ±â¼úÀÎÀç ¼±¹ß´ëȸ(AI Chip ÄÜ)¡¯ ¿ì¼ö»ó ¼ö»ó_±èÇϳª(¹Ú»ç°úÁ¤), ÃÖ´Ù¿ø(¼®»ç°úÁ¤)
ÀÛ¼ºÀÚ °ü¸®ÀÚ ÀÛ¼ºÀÏ 2026-01-27 Á¶È¸ 42
÷ºÎÆÄÀÏ

ÇѾç´ëÇб³ À¶ÇÕÀüÀÚ°øÇаú ±èÇϳª ¹Ú»ç°úÁ¤°ú ÀΰøÁö´É¹ÝµµÃ¼°øÇаú ÃÖ´Ù¿ø ¼®»ç°úÁ¤ ÇлýÀÌ ‘2025 AI¹ÝµµÃ¼ ±â¼úÀÎÀç ¼±¹ß´ëȸ(AI Chip ÄÜ)’ ¼³°èºÐ¾ß¿¡¼­ ¿ì¼ö»óÀ» ¼ö»óÇϸç AI ¹ÝµµÃ¼ ¼³°è ¿ª·®À» ÀÔÁõÇß´Ù. 
(Áöµµ±³¼ö: ±èÁöÈÆ ±³¼ö)

 

ÇØ´ç ´ëȸ´Â AI ¹ÝµµÃ¼ ºÐ¾ßÀÇ ½ÇÀüÇü ¼³°è ÀÎÀ縦 ¹ß±¼·À°¼ºÇϱâ À§ÇÑ °æÀï ÇÁ·Î±×·¥À¸·Î, ¼³°è·±¸Çö ¿ª·®°ú ½Ã½ºÅÛ ÃÖÀûÈ­ ´É·ÂÀ» Á¾ÇÕÀûÀ¸·Î Æò°¡ÇÑ´Ù. µÎ ÇлýÀ¸·Î ±¸¼ºµÈ DSALight ÆÀÀº FPGA ±â¹Ý ÄÄÇ»ÅͺñÀü(CV) ¸ðµ¨ ¼³°è ¹× ÃÖÀûÈ­¸¦ ÁÖÁ¦·Î, CV ¸ðµ¨ÀÇ FPGA ±¸ÇöºÎÅÍ End-to-End °¡¼Ó±â(Accelerator) ¼³°è·ÃÖÀûÈ­±îÁö Àü °úÁ¤À» ¼öÇàÇß´Ù. ¶ÇÇÑ AWS EC2 F1 ÀνºÅϽº ±â¹ÝÀÇ FPGA °¡»ó °³¹ß·°ËÁõ È¯°æÀ» È°¿ëÇØ ¼³°è °ËÁõÀÇ ¿Ï¼ºµµ¸¦ ³ô¿´´Ù.
 

±èÁöÈÆ ±³¼ö´Â “À̹ø ¼ö»óÀº ÇлýµéÀÌ ½ÇÁ¦ Çϵå¿þ¾î Á¦¾à Á¶°ÇÀ» °í·ÁÇÑ ¸ðµ¨-°¡¼Ó±â °øµ¿ ¼³°è¿Í °ËÁõ±îÁö ½º½º·Î ¼öÇàÇØ ¾òÀº °á°ú”¶ó¸ç, “¿¬±¸½ÇÀº ¾ÕÀ¸·Îµµ »ê¾÷ ¼ö¿ä ±â¹ÝÀÇ AI ¹ÝµµÃ¼ ¼³°è ±³À°·¿¬±¸¸¦ °­È­ÇØ ±Û·Î¹ú °æÀï·ÂÀ» °®Ãá ¼³°è ÀÎÀ砾缺¿¡ ±â¿©Çϰڴٔ°í ¹àÇû´Ù.